|
早稲田大学
木村 啓二
教授
産学連携シーズ
Discovery Saga
共同研究先別論文リスト
科研費採択研究課題リスト
産業財産権リスト
協賛企業
ポータル
ヘルプ
研究室研究テーマ
研究室研究テーマ
産学連携シーズ
選択中:産学連携シーズ検索
論文
分野別論文
?
Maybe検索
*スペースを含む検索は引用符( " )で囲んでください。
刊行年+年度で期間、ソート検索(例「刊行年2020」「刊行年-2020」等。詳細は上のヘルプ
参照)
Reset
研究分野大分類
プロセッサ
メモリ
コンパイラ
並列処理
関連・応用研究フロンティア
研究分野小分類
プロセッサ(6)
└ Multi-core(マルチコア)(1)
└ Dynamically reconfigurable processor(1)
└ Heterogeneous Multicore(ヘテロジニアス・マルチコア)(6)
└ Heterogeneous (ヘテロジニアス)(1)
└ Processor Element(1)
└ Accelerator (アクセラレータ)(1)
└ Clock Cycle(2)
└ Computer architecture(1)
└ Energy consumption(2)
└ Central Processing Unit(1)
メモリ(2)
└ MMU(Memory Management Unit)(1)
└ Delay(1)
コンパイラ(2)
└ Parallelizing compiler(並列化コンパイラ)(1)
└ Instruction set(1)
並列処理(2)
└ parallel processing(並列処理)(1)
└ Task Parallelism(1)
関連・応用研究フロンティア(3)
└ API(1)
└ AAC encoding(1)
└ Iron(1)
全6件
木村研究室
研究カテゴリー
ヘテロジニアス・マルチコア
2011年
16/32 ビット命令セット汎用コアを搭載した 45nm 37.3GOPS/W ヘテロジニアス・マルチコア SOC
研究動機
この5~17年の組込みLSIの歴史とLSI内のアクセスマスター化の流れ.....
木村研究室
研究カテゴリー
ヘテロジニアス・マルチコア
2011年
並列化コンパイラ協調型ヘテロジニアス・マルチコアプロセッサ・アーキテクチャ
研究動機
協調型ヘテロジニアス・マルチコア・アーキテクチャとそのための並列化コン.....
木村研究室
研究カテゴリー
ヘテロジニアス・マルチコア
2011年
リアルタイム・ヘテロジニアス・マルチコアの電力削減とソフトウェア生産性のための並列化コンパイラ・フレームワークとAPI
研究動機
プログラマとヘテロジニアス・マルチコアの橋渡しをするコンパイルフレーム.....
木村研究室
研究カテゴリー
ヘテロジニアス・マルチコア
2010年
45nm 37.3GOPS/Wのヘテロジニアス・マルチコアSoC
研究動機
コアの強化、DDR3-I/Fの改善、クロックバッファの非活性化.....
木村研究室
研究カテゴリー
ヘテロジニアス・マルチコア
2008年
54倍速AAC-LCステレオエンコードを可能とするヘテロジニアス・マルチコアアーキテクチャ
研究動機
組み込みシステムのSoC向けに、汎用プロセッサ(CPU)とアクセラレー.....
木村研究室
研究カテゴリー
ヘテロジニアス・マルチコア
2008年
メディア処理用ソフトウェア協調型電力効率に優れたヘテロジニアス・マルチコア
研究動機
汎用プロセッサ(CPU)とアクセラレータ(ACC)を統合し、並列化コン.....